xcelium是cadence的仿真工具,原型是incisive,对标synopsys的VCS
Cadence验证套件针对Arm 设计进行了优化:
JasperGold® 形式验证平台:实现IP和子系统验证,包括Arm AMBA® 协议的形式化验证 Xcelium® 并行逻辑仿真器:提供经过产品验证的多核仿真器,加速SoC研发和其余Arm的设计验证 Palladium® Z1企业级仿真平台:包括基于Arm 快速模型(Fast Model)集成的Hybrid技术,操作系统启动最快提升50倍,基于应用软件的软件运行速度最快提升10倍,并利用动态功耗分析技术实现功耗快速预估 Protium™ S1 FPGA原型平台:与Palladium Z1企业级仿真平台集成使用,并可与Arm DS-5集成来进行流片前嵌入式软件的调试 vManager™规划与度量工具:为JasperGold平台、Xcelium仿真、Palladium Z1平台和Cadence VIP解决方案提供度量验证,实现Arm系统级芯片的验证收敛 Perspec™ 系统验证工具:结合面向Armv8架构设计的PSLib,提供软件驱动的用例验证,较传统验证激励开发效率最高提升10倍 Indago™ 调试平台:可对RTL设计、验证环境和嵌入式软件进行调试, 并支持基于Arm CPU的软硬件协同调试 Cadence验证工作台:与Arm Socrates™封装 Armv8 IP和VIP相结合,实现快速的SoC集成和UVM测试环境的搭建 Cadence互联工作台:可与Xcelium仿真器、Palladium Z1平台和Cadence验证IP同时使用,对基于Arm CoreLink™ 互联IP的系统进行快速的性能分析与验证 验证IP组合:实现包括Arm AMBA互联在内的IP和SoC验证,支持Xcelium仿真器、JasperGold平台和Palladium Z1平台
Cadence XCELIUM版本23.03.001 | 6.8 Gb
Cadence Design Systems,Inc.是全球电子设计创新的领导者,很高兴宣布XCELIUM Main 23.03.001(Base)的上市,它是Cadence Verification Suite的一部分,支持公司的智能系统设计战略,实现普遍智能和更快的设计关闭。
Cadence的Xcelium逻辑仿真为SystemVerilog、VHDL、混合信号、低功率和x传播提供了一流的核心引擎性能。它同时支持单核和多核模拟、增量和并行构建,以及通过动态测试重新加载进行保存/重新启动。Xcelium逻辑模拟器已被大多数顶级半导体公司以及超大型、汽车和消费电子领域的大多数顶级公司部署。使用计算软件和直接与模拟内核接口的专有机器学习技术,Xcelium在整个模拟回归中迭代学习。它分析隐藏在验证环境中的模式,并在随后的回归运行中指导Xcelium随机化内核,以减少模拟周期来实现匹配覆盖。Xcelium是Cadence Verification Suite的一部分,支持公司的智能系统设计战略,实现普及智能和更快的设计完成。
长时间的DFT模拟是否对满足您紧张的项目时间表构成了巨大挑战?我们有一个解决方案来加速长期运行的DFT测试。观看此视频,了解如何轻松设置Xcelium Multi-Core,以便在从串行和并行ATPG到MBIST和LBIST的各种DFT用例中获得高达5倍的加速度
Cadence是电子设计和计算专业领域的关键领导者,利用其智能系统设计策略将设计概念转化为现实。Cadence的客户是世界上最具创造力和创新性的公司,为最具活力的市场应用提供从芯片到电路板再到系统的非凡电子产品。
产品:Cadence XCELIUM
版本:23.03.001(XCELIUMMAIN)基础
支持的体系结构:x86_64
网站主页:http://www.cadence.com
支持的语言:英语
系统要求:Linux*
尺寸:6.8 Gb
链接:https://pan.baidu.com/s/1eapiuecv8JVyrCdaVltz9Q
提取码:f7oa
--来自百度网盘超级会员V6的分享